DFT5200高精度數(shù)采儀介紹
發(fā)布時間:2016-12-16
DFT5200系列高精度數(shù)采儀采用24位Delta-Sigma-AD轉(zhuǎn)換器,主控芯片采用ALTERA CYCLONE V 系列 SOC FPGA,fpga部分負(fù)責(zé)采集和控制AD芯片,而片內(nèi)集成的雙核ARM cortex A9則負(fù)責(zé)與上位機(jī)進(jìn)行TCP通信和對fpga的設(shè)置,如下圖:
這套系統(tǒng)具有以下優(yōu)勢:
1、簡潔高效的硬件設(shè)計。
2、ARM依托Linux操作系統(tǒng),高效穩(wěn)定的網(wǎng)絡(luò)協(xié)議棧支持,減少軟件開發(fā)工作量以及方便后續(xù)升級。
前級放大部分由于采用Delta-Sigma-AD轉(zhuǎn)換器,抗混疊濾波器的設(shè)計變得簡單易行,采用低噪聲的前級放大器保證了信號的信噪比指標(biāo)。
上一條:SAR ADC 工作原理
下一條:沒有了
相關(guān)標(biāo)簽:
相關(guān)資訊
- 2023-02-23傳感器校準(zhǔn)儀
- 2023-01-28速度傳感器
- 2022-12-13數(shù)據(jù)采集儀的介紹
- 2022-11-03功率擴(kuò)大器的組成
- 2022-08-17創(chuàng)聯(lián)講述采集器
- 2022-08-17創(chuàng)聯(lián)說放大器的選擇